Test C, Informatyka WEEIA 2010-2015, Semestr IV, Systemy Wbudowane, Egzaminy
[ Pobierz całość w formacie PDF ]
1. Mikroprocesor to układ cyfrowy:- wyposażony w magistralę adresowš i danych- obsługujšcy przerwania zewnętrzne i danych- zbudowany z analogowej jednostki logicznej ALU- komunikujšcy się z pamięciami oraz urzšdzeniami peryferyjnymi przy pomocy magistral2. Cechy architektury von Neumanna:- rozkazy i dane przechowywane sš w tej samej pamięci- nie da się rozróżnić danych od rozkazów (instrukcji)- możliwoć pracy równoległej jednoczesny odczyt danych z pamięci programu oraz danych- często stosowana w mikrokontrolerach jednoukładowych3. Tryb pracy Abort procesora ARM wykorzystywany jest w przypadku, gdy:- zostanie zgłoszone przerwanie- procesor rozpocznie wykonywanie nieznanego rozkazu- procesor wykona operację zapisu rejestru CPSR pracujšc w trybie User- podczas wystšpienia wyjštku zwišzanego z dostępem do pamięci4. Rejestr statusowy CPSR (Current Program Status Register) procesora ARM- zawiera informację o bieżšcym trybie pracy Jazelle/ARM- zawiera flagi statusu wykonanych operacji N, Z, C, V- umożliwia globalne maskowanie przerwania FIQ- umożliwia zgłoszenie wyjštku UNDEF5. Rejestry procesora:- stanowiš najwyższy szczebel w hierarchii pamięci (najszybszy dostęp)- realizowane sš w postaci przerzutników dwustanowych- służš zwykle do przechowywania skomplikowanych struktur danych (tablice)- rejestry mapowane na przestrzeń pamięci przechowujš ustawienia urzšdzeń peryferyjnych6. Standard I2C:- umożliwia realizację transmisji równoległej- umożliwia realizację transmisji szeregowej- umożliwia realizację transmisji w obu kierunkach jednoczenie (full-duplex)- umożliwia realizację transmisji w jednym kierunku w danym czasie (half-duplex)7. Interfejs SPI (Serial Peripheral Interface):- umozliwia realizację transmisji master-multi-slave- do transmisji potrzebuje przynajmniej trzy sygnały (nie liczšc sygnału masy)- umożliwia obsługę kilku urzšdzeń podrzędnych- umożliwia realizację transmisji różnicowej8. Interfejs zgodny ze standardem EIA RS-232:- umożliwia realizację transmisji równoległej- umożliwia realizację transmisji szeregowej- umożliwia realizację transmisji w jednym kierunku w danym czasie (half-duplex)- umożliwia obsługę kilku urzšdzeń podrzędnych9. Ramka danych interfejsu zgodnego ze standardem EIA RS-232 może składać się z:- pojedynczego bitu startu- podwójnego bitu startu- pojedynczego bitu stopu- podwójnego bitu stopu10. Standard USB (Universal Serial Bus)- umożliwia dołšczenie do 127 urzšdzeń do magistrali- umożliwia automatycznš korekcję błędów- umożliwia transmisję danych w trybie Low lub Full Speed- umożliwia dostarczenie napięcia zasilajšcego 12 V
[ Pobierz całość w formacie PDF ]